Vipimo
Rangi | rangi 262K | ||
Aina ya LCD | TN-TFT-LCD | ||
Pembe ya Kutazama | Pembe ya kawaida ya kutazama, thamani ya kawaida ya 70°/70°/30°/40°(L/R/U/D) | ||
Eneo la Maonyesho (AA) | 95.04mm (W)×53.86mm (H) | ||
Azimio | 480×272 | ||
Mwangaza nyuma | LED | ||
Mwangaza | DMG48270F043_01WTC:200nit DMG48270F043_01WTCZ01:200nit DMG48270F043_01WTR:200nit DMG48270F043_01WN:250nit |
Voltage ya Nguvu | 3.6~5.5V, thamani ya kawaida ya 5V | ||
Operesheni ya Sasa | 190mA, VCC=5V, taa ya juu ya nyuma | ||
80mA, VCC=5V, taa ya nyuma imezimwa |
Kiolesura cha mtumiaji | 50Pin_0.5mm FPC | ||
Baudrate | 3150~3225600bps | ||
Voltage ya pato | Pato 1;3.0~3.3 V | ||
Pato 0;0~0.3 V | |||
Ingiza Voltage (RXD) | Ingizo 1;3.3V | ||
Ingizo 0;0~0.5V | |||
Kiolesura | UART2: TTL; UART4: TTL; (Inapatikana tu baada ya usanidi wa OS) UART5: TTL; (Inapatikana tu baada ya usanidi wa Mfumo wa Uendeshaji). | ||
Muundo wa Data | UART2: N81; UART4: N81/E81/O81/N82; hali 4 (usanidi wa OS) UART5: N81/E81/O81/N82; hali 4 (usanidi wa OS) |
Bandika | Ufafanuzi | I/O | Maelezo ya Utendaji |
1 | 5V | I | Ugavi wa nguvu, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 pembejeo ADCs.Azimio la 12-bit katika kesi ya usambazaji wa umeme wa 3.3V.0-3.3V voltage ya pembejeo.Isipokuwa AD6, data iliyosalia hutumwa kwa msingi wa OS kupitia UART3 kwa wakati halisi na kasi ya sampuli ya 16KHz.AD1 na AD5 zinaweza kutumika kwa sambamba, na AD3 na AD7 zinaweza kutumika sambamba, ambayo ni sawa na sampuli mbili za 32KHz za AD.AD1, AD3, AD5, AD7 inaweza kutumika sambamba, ambayo ni sawa na sampuli ya 64KHz AD;data inajumlishwa mara 1024 na kisha kugawanywa na 64 ili kupata thamani ya 64Hz 16bit AD kwa sampuli nyingi. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD2 | I | |
11 | 3.3 | O | Pato la 3.3V, mzigo wa juu wa 150mA. |
12 | SPK | O | MOSFET ya Nje kuendesha buzzer au spika.Kipinzani cha nje cha 10K kinafaa kuvutwa chini ili kuhakikisha kuwa nishati imewashwa kwa kiwango cha chini. |
13 | SD_CD | I/O | Kiolesura cha SD/SDHC, SD_CK inaunganisha capacitor 22pF kwa GND karibu na kiolesura cha kadi ya SD. |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 16-bit PWM pato.Kipinzani cha nje cha 10K kinafaa kuvutwa chini ili kuhakikisha kuwa nishati imewashwa kwa kiwango cha chini. Msingi wa OS unaweza kudhibitiwa kwa wakati halisi kupitia UART3 |
20 | PWM1 | O | |
21 | P3.3 | I/O | Iwapo unatumia RX8130 au SD2058 I2C RTC kuunganisha kwa IO zote mbili, SCL inapaswa kuunganishwa kwenye P3.2, na SDA iunganishwe kwa P3.3 sambamba na vuta-up ya 10K ya kipinga hadi 3.3V. |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | Inaweza kutumika kama pembejeo 1 ya kukatiza nje kwa wakati mmoja, na inaauni kiwango cha chini cha voltage au modi za kukatiza za ukingo unaofuata. |
24 | P3.0/EX0 | I/O | Inaweza kutumika kama pembejeo ya nje ya kukatiza 0 kwa wakati mmoja, na inaauni viwango vya chini vya voltage au njia za kukatiza za ukingo wa nyuma. |
25 | P2.7 | I/O | Kiolesura cha IO |
26 | P2.6 | I/O | Kiolesura cha IO |
27 | P2.5 | I/O | Kiolesura cha IO |
28 | P2.4 | I/O | Kiolesura cha IO |
29 | P2.3 | I/O | Kiolesura cha IO |
30 | P2.2 | I/O | Kiolesura cha IO |
31 | P2.1 | I/O | Kiolesura cha IO |
32 | P2.0 | I/O | Kiolesura cha IO |
33 | P1.7 | I/O | Kiolesura cha IO |
34 | P1.6 | I/O | Kiolesura cha IO |
35 | P1.5 | I/O | Kiolesura cha IO |
36 | P1.4 | I/O | Kiolesura cha IO |
37 | P1.3 | I/O | Kiolesura cha IO |
38 | P1.2 | I/O | Kiolesura cha IO |
39 | P1.1 | I/O | Kiolesura cha IO |
40 | P1.0 | I/O | Kiolesura cha IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | Kiolesura cha IO |
46 | P0.1 | I/O | Kiolesura cha IO |
47 | CAN_TX | O | CAN kiolesura |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2(UART0 mlango wa serial wa msingi wa OS) |
50 | UART2_RXD | I |
Mfano:HDW101-001L
DMG10600T101_01W(Daraja la Viwanda)